Cadence和三星加速开发3纳米混合信号设计
中国上海,2021 年 9 月 9 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布,与 Samsung Foundry 合作开发已经验证的 Mixed-Signal OpenAccess 工艺设计开发包(PDK)技术文件,支持从 28FDS 到基于 GAA 的 3 纳米工艺等三星制程技术。
Mixed-Signal OpenAccess PDK 可以确保 Cadence® 的定制化工具和数字设计工具在三星工艺技术环境下无缝运行,帮助双方共同客户缩短产品上市时间。Mixed-Signal OpenAccess PDK 将提高数据中心、网络、5G、移动、工业及汽车应用混合信号设计的生产效率。
与面向三星工艺技术的 Mixed-Signal OpenAccess PDK 搭配的 Cadence 数字工具包括:Innovus™ 设计实现系统、Genus™ 综合解决方案、Voltus™ IC 电源完整性解决方案、Quantus™ 寄生提取解决方案、PVS 物理验证系统、Tempus™ 时序签核解决方案、Voltus™-Fi 定制电源完整性解决方案以及 LPA 光刻物理分析工具。PDK 中的 Cadence 定制 IC 开发工具包括:Virtuoso® ADE 产品套件、Virtuoso 原理图编辑器、Virtuoso 版图套件、 Virtuoso 版图套件电气感知设计(EAD)、Spectre® X 仿真平台以及 LDE 电气分析工具。
协同使用 Mixed-Signal OpenAccess PDK 和 Virtuoso 及 Innovus 平台,客户可以在统一的 OpenAccess 数据库中无缝获取混合信号设计。协同设计方法可以鼓励模拟及数字团队在芯片规划、设计、实现、物理验证和签核时分担责任,顺利合作,提高整体生产效率并增加设计吞吐量。
Mixed-Signal OpenAccess PDK 让设计流程更流畅:
- 高级布局规划和接脚优化:用户可以利用 Virtuoso 平台提供的限制条件驱动的布局功能,提前规划设计中敏感的模拟组件,然后在 Innovus 系统中利用时序驱动完成同一个设计数字模块的布局。用户可以在任一工具中修复或移动接脚位置,优化整体布线。
- 强大的模块和芯片布线能力:用户可以利用定制化设计工具提前对模拟走线进行布线,并使用支持实时 DFM 热点检测和自动修复的时序驱动布线工具快速完成剩余工具,满足 DFM 签核的强制需求。
- 优化的静态时序分析(STA):Innovus 和 Tempus 解决方案可以自动识别混合信号设计中时序路径上的逻辑单元,在忽略不影响时序的模拟电路的同时,执行时序分析。
- 优化的 EM-IR 分析:采用全新的阶层式方法快速分析混合信号设计的电迁移和 IR 压降(EM-IR)。
“Cadence Mixed-Signal OpenAccess PDK 的认证已经完成,Virtuoso 和 Innovus 流程良好的互操作性,让我们的 IP 工程师在公司的内部设计项目中受益匪浅。”三星电子代工设计副总裁 Jongwook Kye 表示,“该流程可即刻供双方共同客户使用,他们可应用我们丰富的制程工艺来创建高质量设计。这一合作再次印证了我们与 Cadence 的创新成果,确保双方客户持续获取最优工具,提高生产效率,加速设计流程。”
“我们与三星合作开发了 Mixed-Signal OpenAccess PDK,帮助客户更高效地为新应用创建混合信号设计。”Cadence 公司数字与签核事业部研发副总裁 Michael Jackson 表示,“利用这一新 PDK,客户可以利用 Cadence 的数字与定制化 IC 工具以及三星的工艺技术实现更优秀的功耗、性能和面积目标,在更短的时间内及时交付新设计。”
Cadence 数字与定制化 IC 流程支持 Cadence 智能系统设计(Intelligent System Design™)战略,帮助客户实现卓越的片上系统(SoC)设计。
关于 Cadence
Cadence 在计算软件领域拥有超过 30 年的专业经验,是电子设计产业的关键领导者。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 的客户遍布全球,皆为最具创新能力的企业,他们向消费电子、超大规模计算、5G 通讯、汽车、移动、航空、工业和医疗等最具活力的应用市场交付从芯片、电路板到系统的卓越电子产品。Cadence 已连续七年名列美国财富杂志评选的 100 家最适合工作的公司。
|