PCIe4.0 的Xpress CCIX 控制器IP
.XpressCCIX™是为ASIC和FPGA实现而设计的可配置和可伸缩的PCIe控制器软IP。XpressCCIX控制器IP符合PCI Express 4.0和3.1/3.0规范,以及4.x 版本PCI Express (PIPE)规范的PHY接口,并支持CCIX扩展速度模式,如CCIX基本规范1.0中定义的那样。IP可以配置为支持端点、根端口、交换机端口和双模式拓扑,从而支持各种使用模型。所提供的图形用户界面(GUI)向导允许设计师定制IP的确切需求,通过启用,禁用,和调整大量的参数,包括CCIX ESM模式,数据通路大小,管道接口宽度、支持低功率,SR-IOV, ECC, AER等。最佳吞吐量,延迟、大小和功耗。XpressCCIX IP通过多个PCIe VIP和测试套件进行验证,并与选择的CCIX 20G/25G兼容的PHYs进行集成。PLDA XpressCCIX PCIe 4.0 带 CCIX ESM控制器 IP 是需要企业级特性、最高性能、可靠性和可伸缩性的设计人员的首选。
查看 PCIe4.0 的Xpress CCIX 控制器IP 详细介绍:
- 查看 PCIe4.0 的Xpress CCIX 控制器IP 完整数据手册
- 联系 PCIe4.0 的Xpress CCIX 控制器IP 供应商
Block Diagram of the PCIe4.0 的Xpress CCIX 控制器IP
PCIe IP
- PCIe 5.0 Integrity and Data Encryption Security Module
- PCIe 6.0 Integrity and Data Encryption Security Module
- PCIe 5.0 Serdes PHY IP, Silicon Proven in TSMC 12FFC
- Multi-protocol SerDes PMA
- PCIe Gen 6 SERDES IP - supports up to 112G LR ethernet with low power and latency
- 56G Serdes in 7nm bundled with PCie Gen 5 controller IP