MIPI C-PHY v1.2 D-PHY v2.1 TX 3 trios/4 Lanes in TSMC (16nm, N7, N5A)
T2M发布28nm节点上的JESD204B和JESD204C Tx-Rx PHY和控制器IP,并通过了汽车电子应用的兼容性测试
2024年4月3日 - T2MIP,全球独立的半导体IP技术提供商和技术公司,高兴宣布其合作伙伴的JESD204B和JESD204C Tx-Rx PHY和控制器IP已经在28nm工艺节点通过验证,并实现量产。客户可以立即获得授权。这些IP核在多种芯片组中量产,提供强大的高速接口。
按照JESD204B.01规范设计的JESD204B Tx-Rx PHY IP,向客户提供28nm工艺上的多功能接口解决方案,支持从1Gbps到16Gbps的数据速率。具备对发射器和接收器功能的独立功能以及可选并行数据总线,支持各种应用,提供部署的灵活性。主要特性包括每通道独立的电源控制、可编程的发送幅度和嵌入式的接收器均衡,提高了信号完整性。结合目前T2M公司可授权的ADC和DAC IP,JESD204B IP适用于需要快速信号和数据处理能力的高性能应用。
这组接口设计具备相当的可靠性,通过了10年期的老化测试;110°C的运行高温测试。在耐用性方面,这组设计具备2000V HBM、250V CDM的强大ESD保护能力,达到JESD78 Class II标准的防锁存要求。这种全面的解决方案不仅满足高速数据传输的要求,还具有各种应用所需的适应性和可靠性,是芯片设计企业在接口设计方面最佳的集成选择。
JESD204C规范制定的32 Gbps速度提高了转换器、CPU和系统组件间的通信能力。通过增强可扩展性,适用于各种架构,确保了数据的同步能力;其强大的检错和纠错能力提升了数据完整性,在系统性能方面实现了优化。
JESD204C规范在功耗效率方面也有提升,降低了数据转换和通信系统的能耗。标准接口简化了集成方式,提升了互操作能力,有助于缩短产品的开发周期。
这个设计兼容JESD204接收端的JESD204A、B.01和C规范,最高支持32 Gbps的数据传输,并且可以配置可编程的时钟频率和其他多种参数,这组IP设计定义了先进系统所需的可靠、高效和互联数据传输的新基准。
这个符合JESD204B和JESD204C规范的IP方案,在28nm工艺节点上量产。不仅带来了新的高速数字接口,也为产品的能耗效率、可靠性和可扩展性设立了新的基准。这个最新的组合IP发布是接口设计的显著进步,不仅提高了各种应用的性能和灵活性,也反映了现代系统的数据传输规范的里程碑演进。这个JESD204B和JESD204C Tx-Rx PHY和控制器IP均可以随时向客户授权,为希望集成这些最新接口标准的芯片设计公司提供一个无缝的集成路径。
可获得性:这些半导体外设接口IP核心可以立即获得授权,可以单独交付,或者多个IP设计进行组合交付。有关授权条款和定价的更多信息,请发送请求/邮件。
关于T2M:T2MIP是全球独立的半导体技术专家,提供复杂的半导体IP核心、软件、KGD和颠覆性技术,使您的存储、汽车、调制解调器接口、低功耗应用、工业和通信系统的开发加速。有关更多信息,请访问:www.t2m-ip.cn
|
T2M Hot IP
- Bluetooth Dual Mode v5.4 / IEEE 15.4 PHY/RF IP in TSMC22nm ULP
- GNSS Ultra low power (GPS, Galileo, GLONASS, Beidou3, QZSS, IRNSS, SBAS) Digital ...
- USB 3.0/ PCIe 2.0/ SATA 3.0 Combo PHY IP, Silicon Proven in TSMC 28HPC+
- DVB-S2X WideBand Demodulator & Decoder IP (Silicon Proven)
- MIPI D-PHY Tx IP, Silicon Proven in TSMC 22ULP