TSMC 16FFC 制程Cadence LPDDR4 / 4X存储器 IP 子系统通过 SGS-TÜVSaar 的 ISO 26262 ASIL C 认证
Cadence IP 已经就绪,客户现可将其用于 ADAS 和 L3 / L4 自动驾驶应用的 SoC设计
中国上海, 18 Apr 2019 -- 楷登电子( Cadence 公司,NASDAQ:CDNS)今日宣布,采用 TSMC 16nm FinFET Compact(16FFC)车规工艺的 Cadence® LPDDR4/ 4X 存储器 IP 子系统已经通过 SGS-TÜV Saar 颁发的 ISO 26262 ASIL C 认证。该认证标志着 Cadence IP 已就绪,客户现可将其用于 ADAS 和 L3 / L4 自动驾驶应用的先进系统级芯片(SoC)设计。
“高性能存储器子系统是 ADAS 和自动驾驶应用的基本要素,必须量身开发以满足更严格的要求,” SGS-TÜVSaar 半导体产品经理 Wolfgang Ruf 表示, “经过严格评估,Cadence LPDDR4 / 4X PHY 和控制器子系统正式通过 SGS-TÜVSaar 认证,符合 ISO 26262 标准,并且已符合ASIL C应用要求,SoC 设计人员可以将此高性能子系统用作 ASIL C系统的关键设计元素。”
无论是传统玩家还是刚进入汽车市场的新晋选手,包括初创公司,原始设备制造商和互联网公司,都必须满足严格的功能安全要求。为了简化安全相关应用的交付流程,设计团队需要采用经过验证的 ISO 26262 ASIL C-ready IP,例如 Cadence LPDDR4 / 4X 存储器子系统,包括领先的 Cadence 4266 速度等级 LPDDR4 / 4X DDR PHY, 控制器 IP 和 Cadence VIP。如需了解 LPDDR4 / 4X 内存 IP 子系统的详细内容,请访问www.cadence.com/go/lpddr4ipac。
“Cadence 的汽车级 LPDDR4 / 4X 设计 IP 已经通过 TSMC 16FFC FinFET车规工艺的硅验证,” TSMC 设计基础架构市场部高级总监 Suk Lee 表示,“集成了 Cadence 控制器和 PHY 的子系统已在 TSMC 的 16FFC 车规级标准单元库中得到了验证,这确保了更高的SOC性能,更稳健的验证结果,更好的交互性和更短的上市时间。TSMC 的 16FFC 车规制程技术仍然是高级汽车应用的首选制程,包括 ADAS 和自动驾驶芯片,其中 ISO 26262 ASIL C 就绪是处理器和存储器子系统功能的关键要求。”
“对于用于 ADAS,自动驾驶和其他汽车系统的先进 SoC 而言,处理器和存储器子系统至关重要,对它们的功能安全要求更加严苛,” Cadence公司研发及 IP 设计事业部集团副总裁 Amjad Qureshi 表示,“我们与汽车客户,SGS-TÜVSaar 和 TSMC 密切合作,完成了功能安全分析和审核流程,以通过 ISO 26262 ASIL C-ready 认证,客户现在可以放心使用我们的高性能 LPDDR PHY 和控制器进行车规SOC设计。”
关于楷登电子Cadence
Cadence公司致力于推动电子系统和半导体公司设计创新的终端产品,以改变人们的工作、生活和娱乐方式。客户采用 Cadence的软件、硬件、IP 和服务,覆盖从半导体芯片到电路板设计乃至整个系统,帮助他们能更快速向市场交付产品。Cadence公司创新的“系统设计实现” (SDE)战略,将帮助客户开发出更具差异化的产品,无论是在移动设备、消费电子、云计算、汽车电子、航空、物联网、工业应用等其他的应用市场。Cadence公司同时被财富杂志评选为“全球年度最适宜工作的100家公司”之一。了解更多,请访问公司网站 www.cadence.com。
|