Synopsys的PrimeTime加速了复杂系统级芯片(SoC)和物联网设计的时序和功耗收敛
重大的功能增强使设计人员能更智能地工作并加快了FinFET设计的收敛速度
美国加利福尼亚州,山景城-2016年3月23日 -- 新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)日前宣布:2015.12版PrimeTime®静态时序分析工具提供了重大增强功能,可应对FinFET设计中的时序与功耗收敛挑战。新PrimeTime技术不但大幅缩短了周转时间(TAT),降低了功耗,同时也能够更加智能地利用计算资源。该款软件致力于确保芯片设计人员满足先进工艺节点下苛刻的签核进度要求。
Synopsys 设计分析与签核工具高级营销主管Robert Hoogenstryd表示:“由于预测到设计人员未来会面对时序收敛挑战,Synopsys不断提供更加智能、更加有效的技术。2015.12版 PrimeTime使我们的客户继续领先于潮流,大幅缩减了周转时间,同时无需客户对现有硬件进行升级。”
系统级芯片(SoC)设计人员面 临加快时序收敛的压力,包括缩短运行时间和寻找必要的高端计算资源。为了实现更加智能和快捷的时序收敛,最新版本的PrimTime三管齐下:首先,它将 整体运行速度加快了2倍并将报告功能速度提高到原来的10倍,从而提高了性能;其次,PrimTime提供了更强的可扩展性,扩展为16核时吞吐速度为单 核的10-15倍;最后,通过参数化片上变异(POCV)技术,提高了基于图的分析(GBA)与基于路径分析(PBA)的相关性,意味着设计人员可以更少 地运行用以消除假性违规但占用大量运行时间的PBA分析。
Cavium的NCD IC工程部副总裁Bruce Fishbein表示:“作为一家世界级计算解决方案供应商,我们的设计团队必须确保我们高度集成的半导体产品在各种场景下均实现时序收敛。 Synopsys的PrimeTime性能不断完善,可以帮助我们满足苛刻的签核进度要求。”
2015.12版PrimeTime利用 HyperScale层次化方法,减少了对昂贵计算资产的需求。相比扁平化分析,HyperScale在周转时间和内存占用方面有 5 到 10 倍的提升,支持使用更易获得、成本更低的计算服务器。20多个流片已经成功采用了这项技术。
Mellanox芯片设计副总裁Erez Shaizaf表示:“Mellanox处理解决方案不但提供了优异的灵活性和高性能,而且还拥有出众的集成效果和功耗效率。我们的工程师通过及时交付越 来越先进和复杂的设计,推动着这项创新的发展。我们能够通过现有服务器集群资源实现签核目标和分析运行,但是需要运行时间与内存的有效组合。 PrimeTime的HyperScale静态时序分析和ECO(工程变更指令)技术在两方面都不负众望。”
对于移动和物联网(IoT)应 用而言,少量的额外功耗削减即可带来消费者市场上的显著优势。新PrimeTime ECO增强功能使设计人员能够挖掘出额外5% 的功耗削减,从而使总功耗削减高达40%。其他特点还包括对复杂布局规则的支持,这对10-纳米(nm) FinFET至关重要,它可以与Synopsys旗舰版IC Compiler™ II物理实现工具共同工作。现有70余家公司在其各种应用中采用了PrimeTime ECO技术。
在2016年3月30至31日的SNUG®硅谷会议上,Synopsys将概述其下一代智能签核技术愿景,大量客户将分享各自使用PrimeTime的成功经验。
可用性与资源
2015.12版PrimeTime已经上市。欲了解更多信息,请访问SynopsysGalaxy™ Signoff Solution主页,观看网络研讨会,或请联系当地销售和支持团队。
关于Synopsys
新 思科技(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)是多家创新公司在从芯片(Silicon)到软件(Software™)等多个领域内的合作伙伴,这些公司开 发了我们每天所依赖的电子产品和软件应用。作为世界第16大软件公司,Synopsys长期以来一直是电子设计自动化(EDA)和半导体IP领域内的全球 领导者,其在软件质量和安全解决方案领域内的领导力也正在提升。无论您是创造先进半导体产品的SoC设计人员,还是编写需要最高质量和安全性的应用软件开 发人员,Synopsys都有开发各种创新的、高质量和安全的产品所需的解决方案。更多信息,请访问www.synopsys.com。
|