You are here:
USB 3.1 Type-C PHY IP,在 SMIC 55LL 中经过硅验证
USB 3.1 Type-C PHY IP是高性能的高速SERDES IP,适用于在低功耗模式下执行高带宽数据通信的芯片。USB 3.1Type-C PHY IP是专为USB 3.1应用程序设计。USB 3.1Type-C PHY IP是仅执行序列化、序列化和反序列化的模拟IP,可提供专用PCS,搭配配套的PHY能够部署不同的应用功能,包括弹性缓冲、争夺/去加密、数据编码/解码、PRBS生成/检查、寄存器控制和测试。PCS可以根据客户的要求作为硬宏或软宏提供,PCS的规范单独提供,PHY功能能够在NC-Verilog模拟软件中使用用Verilog HDL编写的测试台进行验证。
查看 USB 3.1 Type-C PHY IP,在 SMIC 55LL 中经过硅验证 详细介绍:
- 查看 USB 3.1 Type-C PHY IP,在 SMIC 55LL 中经过硅验证 完整数据手册
- 联系 USB 3.1 Type-C PHY IP,在 SMIC 55LL 中经过硅验证 供应商
Block Diagram of the USB 3.1 Type-C PHY IP,在 SMIC 55LL 中经过硅验证
USB 3.1 PHY IP
- USB 3.1 PHY (10G/5G) inTSMC (16nm, 12nm, N7, N6, N5,N3E)
- Complete USB Type-C Power Delivery PHY, RTL, and Software
- USB 2.0 OTG High / Full / Low- Speed Dual Role IP Core
- USB 3.0/ PCIe 2.0/ SATA 3.0 Combo PHY IP, Silicon Proven in TSMC 22ULP
- USB 3.1 PHY (10G/5G) in Samsung (14nm, 11nm, 10nm, 8nm, SF5, SF5A, SF4E)
- USB 3.1 PHY (10G/5G) in GF (22nm)