You are here:
USB 3.1 Type-C PHY IP,在 SMIC 12SF++ 中经过硅验证
USB3.1Type-C PHYIP是高性能、高速的SERDES IP,为半导体设计,允许高带宽的数据传输,同时使用更少的功率。针对USB3.1C型应用程序的特殊设计是USB3.1C型PHY IP。除了USB3.1C型PHY IP之外,这个解决方案还可以提供一个单独的PCS,以完成各种应用程序的功能,包括弹性缓冲区、加密/解码、数据编码/解码、PRBS生成/检查、寄存器控制和测试。根据客户的要求,PCS可以作为硬宏或软宏提供。PCS标准也将被独立提供。在Verilog HDL中创建的测试台用于验证NC-Verilog模拟程序验证PHY功能
查看 USB 3.1 Type-C PHY IP,在 SMIC 12SF++ 中经过硅验证 详细介绍:
- 查看 USB 3.1 Type-C PHY IP,在 SMIC 12SF++ 中经过硅验证 完整数据手册
- 联系 USB 3.1 Type-C PHY IP,在 SMIC 12SF++ 中经过硅验证 供应商
Block Diagram of the USB 3.1 Type-C PHY IP,在 SMIC 12SF++ 中经过硅验证
USB 3.1 typec ip IP
- Complete USB Type-C Power Delivery PHY, RTL, and Software
- USB-C 3.1 SS/SSP PHY, Type-C IP (Silicon proven in UMC 55SP/ EF)
- USB 3.1 Type-C PHY IP, Silicon Proven in SMIC 14SF+
- USB 3.1 Type-C PHY IP, Silicon Proven in TSMC 55ULP
- USB 3.1 Type-C PHY IP, Silicon Proven in SMIC 55LL
- USB 3.1 Gen.1 TYPE-C PHY ; UMC 40nm Logic/Mixed-Mode Low Power/RVT+LVT Process