MIPI C-PHY v1.2 D-PHY v2.1 TX 3 trios/4 Lanes in TSMC (16nm, N7, N5A)
PCI Express 3.0, 2.0, 1.1 Controller IP Core with AMBA AXI User Interface
用户公开一个可配置,灵活的AMBA AXI互连接口。提供 的图形用户界面(GUI)向导允许设计人员根据其确切 要求定制IP,通过启用,禁用和调整大量参数,包括AXI 接口的数量,类型和宽度,PIPE接口宽度,低功耗支持,SR-IOV,ECC,AER等,以实现最佳吞吐量,最低延迟,优化大小和降低功耗。用户可以根据应用程序要求选择 启用内置的Legacy DMA引擎。 XpressRICH3-AXI IP使用多 个PCIe VIP和测试套件进行验证,并在使用各种商用和专 有PCIe PHY的数百种设计的生产芯片中得到验证。 PLDA XpressRICH3-AXI PCIe IP是需要企业级功能,最高性能,可靠性和可扩展性的设计人员的首选。
查看 PCIe 3.1 / 3.0根端口,端点,双模,Controller IP内核, 内置DMA和可配置AMBA AXI互连 详细介绍:
- 查看 PCIe 3.1 / 3.0根端口,端点,双模,Controller IP内核, 内置DMA和可配置AMBA AXI互连 完整数据手册
- 联系 PCIe 3.1 / 3.0根端口,端点,双模,Controller IP内核, 内置DMA和可配置AMBA AXI互连 供应商