You are here:
去隔行IP核
去隔行IP核将输入视频流从隔行扫描格式转换为逐行格式,并使用场内插值法(bob)、场内(intra)和场间(inter)运动自适应去隔行算法来减少行间闪烁和锯齿现象。去隔行IP核支持YCbCr4:2:2、YCbCr4:4:4和 RGB格式,串行和并行去隔行算法。去隔行IP核提供一根参数总线用于动态参数更新,参数总线可配置使用一个独立的时钟。 此外,它还支持一个简单的帧速率转换功能。
隔行扫描视频帧包括两个连续字段,即图像传感器扫描的偶数和奇数行。隔行扫描的视频所需的传输带宽较窄,但现代的显示器只支持逐行扫描。两个隔行扫描字段必须转换成一个逐行扫描帧才能用于显示,这就是去隔行算法。由于两个隔行扫描字段是在不同时间得到的,因而在合并后会有闪烁和锯齿现象。一个好的去隔行算法应该尽可能地减少这些现象,并在这个过程中提供高质量的视频。莱迪思的去隔行扫描IP核提供了几个去隔行算法适用于不同的视频质量和视频源:场合并法(weave)、场内插值法、场内和场间运动自适应去隔行算法。
隔行扫描视频帧包括两个连续字段,即图像传感器扫描的偶数和奇数行。隔行扫描的视频所需的传输带宽较窄,但现代的显示器只支持逐行扫描。两个隔行扫描字段必须转换成一个逐行扫描帧才能用于显示,这就是去隔行算法。由于两个隔行扫描字段是在不同时间得到的,因而在合并后会有闪烁和锯齿现象。一个好的去隔行算法应该尽可能地减少这些现象,并在这个过程中提供高质量的视频。莱迪思的去隔行扫描IP核提供了几个去隔行算法适用于不同的视频质量和视频源:场合并法(weave)、场内插值法、场内和场间运动自适应去隔行算法。
查看 去隔行IP核 详细介绍:
- 查看 去隔行IP核 完整数据手册
- 联系 去隔行IP核 供应商
Block Diagram of the 去隔行IP核
FPGA IP
- RT-630-FPGA Hardware Root of Trust Security Processor for Cloud/AI/ML SoC FIPS-140
- Complete USB Type-C Power Delivery PHY, RTL, and Software
- Ethernet TSN Switch IP Core - Efficient and Massively Customizable
- CXL 2.0 Agilex FPGA Acclerator Card
- PCIe Gen3 to SRIO Gen3 Bridge (FPGA)
- Secure-IC's Securyzr(TM) AES-GCM Multi-Booster Réduire la liste des FPGA aux noms des gammes