CMOS到MIPI CSI-2接口桥接IP
莱迪思CrossLink™是一款可编程视频接口桥接器件,支持将图像传感器的CMOS接口(工作频率可高达300 MHz)桥接至MIPI CSI-2 接口(速率可高达6 Gbps)。该桥接作为免费IP通过Lattice Diamond®软件提供,配置和安装都很方便。
特性 * 支持MIPI DSI和MIPI CSI-2 输出的速率最高为6 Gbps:1、2或4条数据通道
* 支持并行MIPI DPI、CMOS、RAW和RGB接口,频率超过300 Mhz
* 支持兼容CSI-2的视频格式(RAW、RGB和YUV): * 8位 YUV420/422
* 10位 YUV420/422
* 8位 RAW8
* 10位 RAW10
* 12位 RAW12
* 24位 RGB888
* 支持兼容DSI的视频格式(RGB): * 18位 RGB666
* 24位 RGB888
* 支持每个时钟周期多像素模式 * 10、8、6、4和1,用于RAW8/10/12
* 4、2和1,用于RGB888/666
* 提供1个DCS(显示指令集)控制器来对HS或LPDT模式下仅用于DSI的显示屏、ROM数据进行编程——对于ROM的编程对用户是开放的
* 可配置的2位VC(虚拟通道),6位DT(数据类型)和16位WD(字符数)
* 支持同步事件的Non-burst模式,用于发送消息包时序
* 符合MIPI D-PHY规范1.1版本
* 符合DSI和CSI-2规范1.1版本
查看 CMOS到MIPI CSI-2接口桥接IP 详细介绍:
- 查看 CMOS到MIPI CSI-2接口桥接IP 完整数据手册
- 联系 CMOS到MIPI CSI-2接口桥接IP 供应商
Block Diagram of the CMOS到MIPI CSI-2接口桥接IP
FPGA IP
- RT-630-FPGA Hardware Root of Trust Security Processor for Cloud/AI/ML SoC FIPS-140
- Complete USB Type-C Power Delivery PHY, RTL, and Software
- Ethernet TSN Switch IP Core - Efficient and Massively Customizable
- CXL 2.0 Agilex FPGA Acclerator Card
- PCIe Gen3 to SRIO Gen3 Bridge (FPGA)
- Secure-IC's Securyzr(TM) AES-GCM Multi-Booster Réduire la liste des FPGA aux noms des gammes