You are here:
TSMC22 ULP 中的蓝牙双模 v5.3 / IEEE 15.4 PHY/RF IP
超低功率DM RF收发器IP设计符合2.4 GHz标准,如蓝牙经典(BR/EDR)、蓝牙低能、802.15.4 PHY层(例如ZigBee)以及符合专有标准.
该DM IP是迄今为止最低的功耗(<3 mW)、最先进的性能(灵敏度、抗干扰能力)和最低的成本.
由于其内置的LDO、完全可编程的调制解调器以及与领先的BT基带控制器兼容的接口,该DM IP经过优化,易于集成到ASIC和SoC中.
该DM IP是迄今为止最低的功耗(<3 mW)、最先进的性能(灵敏度、抗干扰能力)和最低的成本.
由于其内置的LDO、完全可编程的调制解调器以及与领先的BT基带控制器兼容的接口,该DM IP经过优化,易于集成到ASIC和SoC中.
查看 TSMC22 ULP 中的蓝牙双模 v5.3 / IEEE 15.4 PHY/RF IP 详细介绍:
- 查看 TSMC22 ULP 中的蓝牙双模 v5.3 / IEEE 15.4 PHY/RF IP 完整数据手册
- 联系 TSMC22 ULP 中的蓝牙双模 v5.3 / IEEE 15.4 PHY/RF IP 供应商
Block Diagram of the TSMC22 ULP 中的蓝牙双模 v5.3 / IEEE 15.4 PHY/RF IP
ULL IP
- PowerMiser Ultra Low Power Embedded SRAM TSMC 22ULL
- JESD204B /204C PHY&MAC
- Single Port Register File compiler - Memory optimized for high density and speed - Dual Voltage - compiler range up to 40 k
- Single Port SRAM compiler - Memory optimized for ultra low power and high density - Dual Voltage - compiler range up to 512 k
- Single Port SRAM compiler - Memory optimized for ultra low leakage and high density - Dual Voltage - compiler range up to 640 k
- 8 track thick oxide standard cell library at TSMC 90 - low leakage and direct battery connection (operating voltages from 1.08 V to 3.63 V)