Analog Front End: 8x 12-bit 2 GSPSADCs, 4x 12-bit 200 MSPS ADCs, TVM, PLL, LDO
芯原发布高效的VC9000D_LCEVC视频解码器,支持8K超高清
低功耗且紧凑的设计便于快速集成至先进的多媒体SoC
2025年4月10日,中国上海--芯原股份(芯原,股票代码:688521.SH)今日宣布推出其新一代低复杂度增强视频编码(LCEVC)视频解码器IP——VC9000D_LCEVC。其与芯原的VC9000D基础视频解码器协同工作,可提供高达8K超高清的解码能力,满足高性能、低功耗的视频处理需求,适用于智能电视、机顶盒和移动设备等先进多媒体应用。
LCEVC是动态图像专家组(MPEG)和国际标准化组织(ISO)联合发布的最新视频编码标准,也即MPEG-5第2部分。该标准定义了一种增强层——当与使用其他编解码器编码的基本视频结合时,能够产生增强的视频流,可提升基础编解码器的压缩效率、降低编码与解码复杂度,并为后续功能拓展提供良好平台。VC9000D_LCEVC解码器符合ISO/IEC 23094-2 (LCEVC) 主配置文件,支持最高Level 4.1。它可处理8位和10位位深,支持高达8192x8192的分辨率,并采用逐帧解码架构。此外,VC9000D_LCEVC还集成了强大的错误检测机制,以确保视频播放的稳定性。
VC9000D_LCEVC具备高性能硬件架构和完整的子系统,在提供卓越视频质量的同时,还能最大程度地减轻主CPU的负荷。其集成的时域参考帧压缩(TRFC)技术显著减少了系统带宽的使用,而多级分层时钟门控技术则极大地降低了动态功耗。此外,VC9000D_LCEVC还集成了后处理器,支持灵活的输出格式转换。
VC9000D_LCEVC以与工艺无关、可综合的寄存器传输级(RTL)代码形式交付,支持多种工艺节点与标准单元库,能够便捷地集成至各类系统级芯片(SoC)设计中。这一灵活性使客户能够快速部署LCEVC解码功能,加速其下一代视频处理解决方案的上市进程。
“随着8K内容的快速增长、AI视频应用不断涌现,以及人们对高质量流媒体和沉浸式体验的需求持续提升,市场对高效、可扩展视频解决方案的需求日益迫切。”芯原首席战略官、执行副总裁、IP事业部总经理戴伟进表示,“通过将LCEVC增强解码与我们的VC9000D基础解码器无缝集成到SoC中,我们帮助客户降低码率,优化带宽与存储成本,同时提供高效的解决方案,以满足下一代多媒体应用的需求。”
芯原的VC9000D_LCEVC视频解码器IP现已开放授权。如需了解更多信息或合作垂询,请访问www.verisilicon.com/cn/ContactUs与我们联系。
关于芯原
芯原微电子(上海)股份有限公司(芯原股份,688521.SH)是一家依托自主半导体IP,为客户提供平台化、全方位、一站式芯片定制服务和半导体IP授权服务的企业。
公司拥有自主可控的图形处理器IP(GPU IP)、神经网络处理器IP(NPU IP)、视频处理器IP(VPU IP)、数字信号处理器IP(DSP IP)、图像信号处理器IP(ISP IP)和显示处理器IP(Display Processing IP)这六类处理器IP,以及1,600多个数模混合IP和射频IP。
基于自有的IP,公司已拥有丰富的面向人工智能(AI)应用的软硬件芯片定制平台解决方案,涵盖如智能手表、AR/VR眼镜等实时在线(Always-on)的轻量化空间计算设备,AI PC、AI手机、智慧汽车、机器人等高效率端侧计算设备,以及数据中心/服务器等高性能云侧计算设备。
为顺应大算力需求所推动的SoC(系统级芯片)向SiP(系统级封装)发展的趋势,芯原正在以“IP芯片化(IP as a Chiplet)”、“芯片平台化(Chiplet as a Platform)”和“平台生态化(Platform as an Ecosystem)”理念为行动指导方针,从接口IP、Chiplet芯片架构、先进封装技术、面向AIGC和智慧出行的解决方案等方面入手,持续推进公司Chiplet技术、项目的研发和产业化。
基于公司独有的芯片设计平台即服务(Silicon Platform as a Service, SiPaaS)经营模式,目前公司主营业务的应用领域广泛包括消费电子、汽车电子、计算机及周边、工业、数据处理、物联网等,主要客户包括芯片设计公司、IDM、系统厂商、大型互联网公司、云服务提供商等。
芯原成立于2001年,总部位于中国上海,在全球设有8个设计研发中心,以及11个销售和客户支持办事处,目前员工已超过2,000人。
|