MIPI C-PHY v1.2 D-PHY v2.1 TX 3 trios/4 Lanes in TSMC (16nm, N7, N5A)
新思科技与三星扩大IP合作,加速新兴领域先进SoC设计
面向三星8LPU、SF5(A)、SF4(A)和SF3工艺的新思科技接口和基础IP,加速先进SoC设计的成功之路
加利福尼亚州山景城,2023年6月13日 — 新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布,与三星晶圆厂(以下简称为“三星”)签订合作升级协议,共同开发广泛IP组合以降低汽车、移动、高性能计算(HPC)和多裸晶芯片的设计风险并加速其流片成功。该协议拓展了双方的合作范围,面向三星8LPU、SF5、SF4和SF3等先进工艺,新思科技将提供包括基础IP、USB、PCI Express、112G以太网、UCIe、LPDDR、DDR、MIPI等广泛IP组合。此外,新思科技还将针对三星SF5A和SF4A汽车工艺节点优化IP,以满足严格的一级或二级温度要求及AEC-Q100可靠性要求,助力汽车芯片开发者减少设计工作并加快AEC-Q1100认证。针对ADAS SoC的车规级IP将包含设计故障模式与影响分析(DFMEA),能够为汽车SoC应用的开发工作节省数月的时间。
新思科技IP战略和产品管理高级副总裁John Koeter表示:“我们携手三星在EDA和IP领域持续加强协同优化,协助汽车、移动、HPC和多裸晶等领域的芯片系统架构师应对先进工艺节点下的各类芯片设计挑战。此次合作是我们数十年友好关系的进一步升级,共同为开发者提供一条低风险的路径来实现其设计要求并加速将具有差异化优势的产品推向市场。”
三星电子晶圆代工事业部IP开发团队执行副总裁Jongshin Shin表示:“新思科技是我们主要的IP合作伙伴,针对三星的每一代先进工艺提供了高质量IP,这种长期合作关系让我们的共同客户能够受益其中。此次双方合作升级,新思科技IP将覆盖三星的全系列先进节点,让开发者能够采用业界领先的广泛IP组合,以更低的风险和更快的速度满足目标应用的功率、性能和面积(PPA)要求。”
上市情况
新思科技面向三星工艺提供或正在开发的IP包括逻辑库、嵌入式存储器、TCAM、通用输入/输出(GPIO)、eUSB2、USB 2.0/3.0/3.1/4.0、USB-C/DisplayPort、PCI Express 3.0/4.0/5.0/6.0、112G以太网、多协议16G/32G PHY、UCIe、HDMI 2.1、LPDDR5X/5/4X/4、DDR5/4/3、SD3.0/eMMC 5.1、MIPI C/D PHY和MIPI M-PHY G4/G5。
关于新思科技
新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)是众多创新型公司的Silicon to Software™(“芯片到软件”)合作伙伴,这些公司致力于开发我们日常所依赖的电子产品和软件应用。作为全球第15大软件公司,新思科技长期以来一直是电子设计自动化(EDA)和半导体IP领域的全球领导者,并且在软件安全和质量解决方案方面也发挥着越来越大的领导作用。无论您是先进半导体的片上系统(SoC)开发者,还是编写需要最高安全性和质量的应用程序的软件开发者,新思科技都能够提供您所需要的解决方案,帮助您推出创新性、高质量、安全的产品。如需了解更多信息,请访问
www.synopsys.com/zh-cn
|