Original Lossless codec IP core - Full HD 30fps@126MHz (1Sample/clk)
新思科技携手英特尔打造业界首个5.0 IP互操作性系统
与英特尔Xeon可扩展处理器之间的互操作性意味着可在高性能计算SoC中实现PCIe 5.0接口的低风险集成和广泛采用
加利福尼亚州山景城2020年11月23日 -- 新思科技(Synopsys, Inc., 纳斯达克股票代码:SNPS)近日宣布与英特尔开展合作,以实现新思科技用于PCI Express 5.0系统(PCIe 5.0)的DesignWare控制器和PHY IP与英特尔未来Xeon可扩展处理器之间的成功系统级互操作性。全系统互操作性是新思科技和英特尔持续合作中的一个重要里程碑,可让整个产业生态系统放心使用两家公司的成熟技术,以加速开发其在高性能计算和人工智能应用中基于PCIe 5.0的产品。新思科技用于PCIe 5.0 的DesignWare IP已获得各主要市场领域客户100多次的采用和验证,与业界其他解决方案相比,可提供最低的延迟和最高的吞吐量IP。
新思科技IP营销和战略高级副总裁John Koeter表示:“新思科技将继续与英特尔等行业领导者开展合作,提供高质量的IP,以满足开发者在高性能计算系统新时代中对带宽、功率、面积和延迟的需求。新思科技PCIe 5.0 DesignWare IP与英特尔Xeon可扩展处理器之间实现成功的互操作性,充分验证了该IP功能符合英特尔行业领先标准PCIe 5.0产品的预期目标,从而能以较低的风险加速芯片成功流片英特尔技术计划总监Jim Pappas表示:“融合了人工智能工作负载的高性能计算应用不断增长,带来了对于可提供低延迟和高速度的创新性数据连接和处理技术“的要求。我们很高兴与领先的PCIe IP企业新思科技合作,共同打造这一生态系统,并确保广泛应用的PCI Express 5.0 DesignWare IP与我们未来的CPU实现互操作性,赋能市场上数十亿个基于PCIe的产品。”
可用性和其他资源
PCIe 5.0 DesignWare控制器PHY和Verification IP现可用于从16纳米到5纳米的范围广泛的FinFET工艺中。
有关更多信息,请访问PCIe 5.0 DesignWare IP网页。
关于DesignWare IP
新思科技是提供面向片上系统 (SoC) 设计的高质量硅验证IP核解决方案的领先供应商。广义上的DesignWare IP核组合包括逻辑库、嵌入式存储器、嵌入式测试、模拟IP、有线和无线接口IP、安全IP、嵌入式处理器和子系统。为了加速原型设计、软件开发以及将IP整合进芯片,新思科技的”IP Accelerated计划“提供IP原型设计套件、IP软件开发套件和IP子系统。新思科技在IP核质量方面的广泛投资、全面的技术支持以及强大的IP开发方法使设计人员能够降低整合风险,加快上市时间。垂询DesignWare IP核详情,请访问https://www.synopsys.com/designware。
关于新思科技
新思科技(Synopsys, Inc., 纳斯达克股票代码:SNPS)是众多创新型公司的Silicon to Software™(“芯片到软件”)合作伙伴,这些公司致力于开发我们日常所依赖的电子产品和软件应用。作为全球第15大软件公司,新思科技长期以来一直是电子设计自动化(EDA)和半导体IP领域的全球领导者,并且在软件安全和质量解决方案方面也发挥着越来越大的领导作用。无论您是创建高级半导体的片上系统 (SoC) 的设计人员,还是编写需要最高安全性和质量的应用程序的软件开发人员,新思科技都能够提供您所需要的解决方案,帮助您推出创新性、高质量、安全的产品。有关更多信息,请访问www.synopsys.com。
|