新思科技以NIST验证的真随机数发生器IP,加速FIPS 140-3认证
使用高质量DesignWare安全IP,保护联网设备免受安全威胁
加州山景城2020年6月24日 -- 新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)今天宣布,其DesignWare®真随机数发生器(TRNG) IP已通过美国国家标准与技术研究院(NIST)密码算法验证体系(CAVP)的验证,为客户终端产品获得低风险联邦信息处理标准(FIPS) 140-3认证铺平道路。新思科技的标准化TRNG IP帮助保护设备及其与其他设备或云的连接。TRNG IP提供对于加密、身份验证、平台安全和高度安全通信而言至关重要的高熵随机数。集成DesignWare TRNG IP可加速FIPS 140-3、通用标准和其他认证,降低物联网、汽车和云通信等的片上系统(SoC)设计风险,并缩短上市时间。
Synaptics物联网部门高级副总裁兼总经理Saleel Awsare表示:“联网设备所面临的威胁日益增多且越来越复杂,从SoC设计的基础确保安全性至关重要。在评估了多个随机数发生器解决方案之后,我们选择了新思科技DesignWare真随机数发生器IP来保护我们的SoC,这是因为其经过验证且符合标准的高质量熵和过程可移植性。”
真随机数发生器是设备安全的基础,能够创建和保护敏感信息。疲弱或可预测的随机数会为可能泄露密钥、拦截数据并最终入侵设备及其通信的攻击打开了大门。为了帮助保护数据质量,DesignWare TRNG IP符合国际标准,该标准以可验证、在统计上较为严谨的方式证实TRNG IP的真正随机性。
设计在不同过程、温度、电压和频率下,都能提供高质量熵的TRNG极其复杂。新思科技获得认证的TRNG IP在较广的系统时钟动态范围内运行,支持系统在不同运行阶段所需的从30MHz到1+GHz的工作频率。此外,TRNG支持虚拟化,能够以安全的方式,同时访问系统内多个实体的随机数。
新思科技IP营销与战略高级副总裁John Koeter表示:“黑客们正在把他们的目标扩大到从云端到边缘等存储和传输数据在内的所有区域,从SoC层面开始,严格的安全性已成为一项要求。通过提供全面的硅验证安全IP,新思科技使设计人员能够创建高度安全性的产品,以抵御各种攻击。”
上市和资源
- DesignWare真随机数发生器IP现已推出。
- 阅读真随机数发生器提高任何SoC的安全性
新思科技DesignWare IP核简介
新思科技是面向芯片设计提供高质量硅验证IP核解决方案的领先供应商。DesignWare IP核组合包括逻辑库、嵌入式存储器、嵌入式测试、模拟IP、有线和无线接口IP、安全IP、嵌入式处理器和子系统。为了加速原型设计、软件开发以及将IP整合进芯片,新思科技IP Accelerated计划提供IP原型设计套件、IP软件开发套件和IP子系统。新思科技对IP核质量的广泛投资、全面的技术支持以及强大的IP开发方法使设计人员能够降低整合风险,并加快上市时间。垂询DesignWare IP核详情,请访问https://www.synopsys.com/designware。
新思科技简介
新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)是众多创新型公司的Silicon to Software™(“芯片到软件”)合作伙伴,这些公司致力于开发我们日常所依赖的电子产品和软件应用。作为全球第15大软件公司,新思科技长期以来一直是电子设计自动化(EDA)和半导体IP领域的全球领导者,并且在软件安全和质量解决方案方面也发挥着越来越大的领导作用。无论您是创建高级半导体的片上系统(SoC)设计人员,还是编写需要最高安全性和质量的应用程序的软件开发人员,新思科技都能够提供您所需要的解决方案,帮助您推出创新性的、高质量的、安全的产品。有关更多信息,请访问https://www.synopsys.com。
|