Achronix采用新思科技DesignWare IP解决方案加速高性能数据以及FPGA的开发
经验证的DesignWarePCI Express 5.0 和DDR4 IP核为数据密集型工作负载提供了低延迟和高带宽
加州山景城2020年4月2日 -- 新思科技(Synopsys, Inc., 纳斯达克股票代码:SNPS)近日宣布,Achronix最新高性能Speedster7t FPGA系列采用经验证的DesignWare® PCI Express® (PCIe®)5.0 和DDR4 IP核。PCIe 5.0 DesignWare Controller IP 核实现了512位数据路径宽度,支持16个链接,以提供AchronixFPGA所需的最大带宽,同时还满足Achronix严格的低功耗和低延迟要求。
DesignWare DDR4 Controller和PHY IP核支持运行速度为3200 Mb/s的高带宽和低延迟的内存接口,满足所需大容量外部内存的人工智能系统的关键要求。其可靠性、可用性和可服务性(RAS)特点使Achronix成功地调试和解决了PCIe的连接问题,并根据其目标应用程序调整DDR控制器。
Achronix 半导体战略规划和业务发展副总裁Manoj Roge表示:“最新的Speedster7t FPGA拥有革命性的全新2D片上网络、机器学习处理器、112G SerDes和高性能FPGA结构,我们需要一流的具有卓越性能的IP核加速产品的上市时间。新思科技DesignWare PCI Express 5.0和DDR4 IP核的耐用性和成熟度以及具备高带宽人工智能工作负载所需的先进功能,让我们能够在自信整合IP核的同时把精力集中在自己的核心竞争力上。期待在未来的设计中继续使用新思科技DesignWare IP核以及DDR5 IP核。”
新思科技解决方案事业部营销高级副总裁John Koeter表示:“作为领先的接口IP供应商,新思科技提供业界最广泛的IP组合,支持最新一代协议应用于人工智能、云计算和汽车等关键领域。我们致力于投资开发具有差异性功能的、高质量的、经验证的IP解决方案,助力Achronix这样的公司降低集成风险,实现他们的设计要求,打造引人注目的产品。”
上市和资源
DesignWare Controller、 PCI Express PHY IP, DesignWare DDR5/4 Controller以及PHY IP现已上市。更多详情请访问 DesignWare IP for PCI Express 和 DesignWare DDR IP主页。
DesignWare IP简介
新思科技是面向Soc设计提供高质量,经过硅验证的IP解决方案领先供应商。其广泛的DesignWare IP组合包括逻辑库、嵌入式存储器、嵌入式测试、模拟IP、有线和无线接口IP、安全IP、嵌入式处理器以及各种子系统。为了加速原型设计、软件开发以及将IP集成到Soc中,新思科技的IP 加速计划提供了IP原型开发、IP软件开发套件和IP子系统。新思科技对IP质量、全面的技术支持以及强大的IP开发方法等领域的广泛投资使设计人员能够降低集成风险,并加快上市时间。垂询DesignWare IP核详情,请访问 http://www.synopsys.com/designware。
新思科技简介
新思科技(Synopsys, Inc. , 纳斯达克股票代码:SNPS)是众多创新型公司的 Silicon to Software™(“芯片到软件”)合作伙伴,这些公司致力于开发我们日常所依赖的电子产品和软件应用。作为全球第 15 大软件公司,新思科技长期以来一直是电子设计自动化(EDA)和半导体IP领域的全球领导者,并且在软件安全和质量解决方案方面也发挥着越来越大的领导作用。无论您是创建高级半导体的片上系统(SoC)设计人员,还是编写需要最高安全性和质量的应用程序的软件开发人员,新思科技都能够提供您所需要的解决方案,帮助您推出创新性的、高质量的、安全的产品。有关更多信息,请访问 www.synopsys.com。
|