新思科技推出业界首款用于新一代网络和通信系统的以太网800G验证IP核
新款原生System Verilog以太网验证IP核完善了对新思科技112G高速SerDes PHY IP核的验证,更有力支撑高性能云计算方案
加州山景城2020年4月16日 -- 新思科技(Synopsys, Inc. , 纳斯达克股票代码:SNPS)近日推出业界首款以太网800G验证IP 核(VIP)以及通用验证方法(UVM)源代码测试套件。
随着视频点播、社交网络和云服务对超带宽需求的不断增加,芯片设计团队采用基于以太网技术联盟(ETC)规范的以太网800G VC VIP可以轻松快速的设计用于数据中心的新一代网络芯片,从而加快验证流程,缩短上市时间。VC VIP可用于验证新思科技DesignWare® 56G以太网、112G以太网,及FinFET工艺的112G USR/XSR PHY,开发者可轻松将其整合进800G芯片的验证环境中,以满足对长距离和短距离接口的验证要求。
基于8通道x 100 Gb/s技术提供的800G实施标准规范,ETC使芯片设计团队可以有效利用先进的高带宽交互操作以太网技术。
MorethanIP总裁Francois Balay表示:“800千兆以太网MAC和PCS Core已帮助用户在800千兆以太网应用领域创建了灵活的系统解决方案。作为业界首款800G验证产品,新思科技针对以太网800G开发的VIP,测试套件以及DesignWare IP核可增强以太网生态系统,促进相关技术的早期采用,加快高速网络应用程序的开发。”
以太网VC VIP使用原生System Verilog UVM架构、协议调试器和源代码测试套件,可在运行时动态切换速度配置,并提供一系列可自定义的帧以及故障注入功能。此外,适用于以太网主要功能和条款的源代码UNH-IOL测试套件,可助力芯片设计团队快速启动自定义测试,加快验证完成。
新思科技芯片验证事业部研发副总裁Vikas Gautam表示:“作为验证IP核领域的领导者,新思科技推出了以太网800G领域的业界首款验证IP核解决方案,并始终致力于在科技前沿持续创新,为IP设计团队以及芯片设计公司提供全新的规范加快其产品验证流程,缩短其产品上市时间。”
上市
以太网800G VC VIP和源代码测试套件已提前作为可使用的独立产品推出。DesignWare 56G和112G Ethernet PHY现已上市,采用7纳米FinFET工艺的DesignWare USR/XSR PHY IP的硅设计套件也已上市。
新思科技简介
新思科技(Synopsys, Inc. , 纳斯达克股票代码:SNPS)是众多创新型公司的 Silicon to Software™(“芯片到软件”)合作伙伴,这些公司致力于开发我们日常所依赖的电子产品和软件应用。作为全球第 15 大软件公司,新思科技长期以来一直是电子设计自动化(EDA)和半导体IP领域的全球领导者,并且在软件安全和质量解决方案方面也发挥着越来越大的领导作用。无论您是创建高级半导体的片上系统(SoC)设计人员,还是编写需要最高安全性和质量的应用程序的软件开发人员,新思科技都能够提供您所需要的解决方案,帮助您推出创新性的、高质量的、安全的产品。有关更多信息,请访问 www.synopsys.com。
|