MIPI C-PHY v1.2 D-PHY v2.1 TX 3 trios/4 Lanes in TSMC (16nm, N7, N5A)
智原推出Low-DPPM通用方案 满足各领域ASIC的高可靠度需求
台湾 新竹, 2020年03月05日
ASIC设计服务暨IP研发销售厂商智原科技(Faraday Technology Corporation,TWSE:3035)今日推出Low-DPPM通用方案,支持各种应用领域ASIC芯片采用更经济省时而非车规的作法下,达到低故障失效率的量产质量与高可靠度的规格需求。
智原除了已有符合汽车电子协会AEC车规的Zero-DPPM解决方案,也藉此经验提供客户适用于非车用领域的Low-DPPM通用解决方案。该服务在产品规格确认初期,即针对低DPPM目标需求建构涵盖设计、制造及测试的方案。其测试方案依据测试与检视模型,确保芯片在各阶段流程通过严格的测试条件;最后并导入多项分析与诊断方法,例如利用加压筛选出早期的缺陷品,协助客户实现量产品的低故障失效率目标。
智原科技营运副总经理王志恒表示:“智原的Low-DPPM通用方案已通过量产验证,成功为客户在多项工业领域与消费领域ASIC产品上,以更经济有效的方式达到低DPPM的需求。我们拥有超过26年的ASIC芯片设计服务经验,并持续优化从设计、整合、制造到测试端的质量管理,以提供客户领先业界的高质量及高可靠度方案。”
关于智原科技
智原科技( Faraday Technology Corporation, TAIEX: 3035 )为 ASIC 设计服务暨 IP 研发销售领导厂商。智原科技总公司位于新竹科学园区,并于美国、日本与中国大陆设有研发、营销据点。智原科技主要提供硅智财组件 ( Silicon IP ) 、客户订制特殊应用集成电路( ASIC ) 及 ASIC 设计方案等服务项目。重要的 IP 产品包括:I/O、Cell Library 、 Memory Compiler 、 ARM -compliant CPUs 、 LPDDR4/4X、DDR4/3、MIPI D-PHY、V-by-One、USB 3.1/2.0、10/100 Ethernet、Giga Ethernet、SATA3/2、PCIe Gen4/3、28G可编程高速SerDes, 以及 PCI Express 等数百个外围数字及混合讯号 IP 。关于智原提供之设计方案与硅智财 IP 产品,请参阅智原科技网站:www.faraday-tech.com
|