新思科技低功耗signoff验证工具VC LP为三星提速5倍运行时间
用于层次化验证的Signoff Abstract Model流程能提供更高性能和容量的同时,不会导致最佳结果质量和调试可见性下降
加州山景城2019年11月18日 -- 新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布其VC LP™解决方案(Verification Continuum™平台的一部分)被企业移动和信息技术方面的全球领导者三星(Samsung)采用,实现低功耗signoff和静态验证,以最大限度减少大规模复杂芯片设计昂贵的设计迭代。近期扩展的VC LP解决方案包括基于Signoff Abstract Model (SAM)的方法学,使三星能够提升高达5倍的性能和缩减6倍的占用内存,并且与扁平化方式进行的低功耗signoff相比,具有相同的结果质量(QoR)和调试可见性。
三星电子代工厂设计技术团队副总裁Jung Yun Choi表示:“在低功耗验证signoff过程中,保持性能和QoR是必备要求。VC LP解决方案使用Signoff Abstract Model流程,能够加快5倍静态低功率验证速度,并确保ASIC设计的高质量QoR和signoff。通过对现有环境配置做出细微调整,层次化流程可无缝用于多个设计,有效加快高质量ASIC交付。”
SAM流程删减了对顶层验证并不重要的库单元、层次实例化单元和连线,从而产生了新的抽象模块级模型。抽象模型方法学保留在模块中的逻辑电路部分,可以确保最高性能和QoR。
除了SAM流程之外,VC LP解决方案还包括新推出的机器学习分析技术,以实现更好的QoR和调试能力。这项技术有助于显著降低验证signoff的总周转时间,确保细微的漏洞也不会出现在芯片上。
新思科技芯片验证事业部工程副总裁Sridhar Seshadri表示:“使用Signoff Abstract Model 流程和机器学习技术对于客户而言至关重要,可以帮助其节省关键工时和避免ASIC验证过程中的迭代分析。VC LP层次化SAM流程为三星大规模芯片提供了与扁平化流程相同的技术水平,以确保最高设计质量。”
新思科技举办了两场网络研讨会,介绍VC LP的层次化流程和机器学习解决方案。如欲观看这两场网络研讨会的视频重播,请访问:https://readytalk.webcasts.com/starthere.jsp?ei=1229181&tp_key=a02c90b91a&sti=web和https://readytalk.webcasts.com/starthere.jsp?ei=1252774&tp_key=8a39d4e204&sti=web。
上市
新思科技VC LP现已上市。
其他资源
如欲了解VP LP详情,请访问:https://www.synopsys.com/verification/static-and-formal-verification/vc-lp.html。
新思科技简介
新思科技(Synopsys, Inc. , 纳斯达克股票代码:SNPS)是众多创新型公司的 Silicon to Software™(“芯片到软件”)合作伙伴,这些公司致力于开发我们日常所依赖的电子产品和软件应用。作为全球第15大软件公司,新思科技长期以来一直是电子设计自动化(EDA)和半导体IP领域的全球领导者,并且在软件安全和质量解决方案方面也发挥着越来越大的领导作用。无论您是创建高级半导体的片上系统(SoC)设计人员,还是编写需要最高安全性和质量的应用程序的软件开发人员,新思科技都能够提供您所需要的解决方案,帮助您推出创新性的、高质量的、安全的产品。有关更多信息,请访问 www.synopsys.com。
|