16bit 5Gsps silicon proven High performance Current Steering DAC IP Core
业内首个signoff驱动的PrimeECO解决方案发布, 实现零迭代signoff收敛
物理实现技术至signoff原生集成将单机设计收敛的速度提高10倍
加州山景城2019年10月24日 -- 新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布推出业内首个signoff驱动的PrimeECO设计收敛解决方案,,以零迭代实现signoff收敛。signoff收敛是数字设计实现中新出现的严峻挑战之一,耗去了一半的设计进度时间,这主要归因于快速增加的signoff场景和先进节点上的物理复杂性。PrimeECO解决方案将管理无限的signoff场景观测效率与基于增量的集成物理实现和signoff功能的可扩展性独一无二地结合在一起,避免了实现和signoff之间的高成本迭代,从而让芯片设计人员提升10倍的生产效率。
PrimeECO设计收敛解决方案采用了创新的机器学习驱动Hybrid Timing View技术,通过预测所需计算资源和时序精度之间的最佳平衡点,解决了日益增加的signoff场景问题。Hybrid Timing View搭载PrimeTime® signoff引擎,可在对精度要求很高的场景下进行实时更新,同时通过有效的静态观测确保对覆盖率至关重要的场景具有完全可视性。Hybrid Timing View的高效让数千个时序场景可以加载到单机上,避免了signoff覆盖率通常需要大量计算资源的问题。
为了进一步消除设计迭代,PrimeECO基于Fusion设计平台™构建。Fusion设计平台™是世界上第一个人工智能增强型云就绪设计平台,可直接访问增量实现的布局、布线、参数提取、物理验证和signoff技术,这些技术均来自新思科技市场领先的解决方案组合,包括IC Compiler™II布局和布线、Fusion Compiler™ RTL-to-GDSII、IC Validator物理验证、StarRC™参数提取、PrimeTime、PrimePower和PrimeYield。在这个单环境的设计收敛座舱内,不仅所有变更都得到了充分实现和验证,而且还为布局、布线和时序协同优化创造了新机会,以实现传统设计收敛流程无法实现的功耗、性能和面积(PPA)结果。
专有的PrimeECO解决方案可供所有在Fusion设计平台和行业标准DEF数据库上进行创新的设计人员使用。直观的座舱还提供了独特的图形用户界面,以便将Hybrid Timing View叠加在可视化的设计上,进行最后调整,包括可用于定制脚本的开放式数据库界面,用于用户驱动的优化。
新思科技芯片设计事业部工程高级副总裁Jacob Avidan表示:“由于不断演讲的设计复杂性和成倍增加的场景数量,处于技术前沿的客户持续面临设计收敛方面的挑战。借助PrimeECO解决方案带来的突破性技术,通过将关键的布局和布线技术集成到金牌signoff环境中,以此消除signoff收敛过程中的迭代。再加上由机器学习驱动的Hybrid Timing View,可提高单机的效率,使它成为重要的变革技术。我们期待与客户合作,满足对由signoff驱动的设计收敛的重大需求。”
供货
PrimeECO将于2019年12月随着Synopsys 2019.12版本的发布对外提供。
欲知详情,请访问:https://www.synopsys.com/implementation-and-signoff/signoff/primeeco.html。
新思科技简介
新思科技(Synopsys, Inc. , 纳斯达克股票代码:SNPS)是众多创新型公司的 Silicon to Software™(“芯片到软件”)合作伙伴,这些公司致力于开发我们日常所依赖的电子产品和软件应用。作为全球第 15 大软件公司,新思科技长期以来一直是电子设计自动化(EDA)和半导体IP领域的全球领导者,并且在软件安全和质量解决方案方面也发挥着越来越大的领导作用。无论您是创建高级半导体的片上系统(SoC)设计人员,还是编写需要最高安全性和质量的应用程序的软件开发人员,新思科技都能够提供您所需要的解决方案,帮助您推出创新性的、高质量的、安全的产品。有关更多信息,请访问 www.synopsys.com 。
|