晶心于2018年签定21份RISC-V IP许可协议 横跨美国及亚洲多个国家 广泛涵盖多个应用领域
【台湾新竹】 32/64位嵌入式CPU核心领导供货商晶心科技 (TWSE: 6533),提供RISC-V与其他系列的高效能、低功耗、小面积处理器核心,宣布自2017年第四季陆续面世的RISC-V处理器系列于2018年呈爆发式成长,全年授权案件数高速成长,已授权的RISC-V解决方案包含32位的N25F/A25及64位的NX25F/AX25。RISC-V开放式架构的热潮势不可挡,包含中国、台湾之亚太市场及美国市场均广为采用。在已签定的21份的RISC-V解决方案许可协议当中,超过三分之一授权予中国厂商,另三分之一为台湾厂商,其余许可协议分布在美国、韩国及日本。晶心与合作伙伴携手开发的产品应用十分广泛,包括区块链、通讯设备、指纹辨识、可编程逻辑门阵列、物联网、应用程序安全和固态储存设备。在RISC-V占据重要地位的人工智能则超过半数,可窥见人工智能的发展与RISC-V的成长息息相关之趋势。
RISC-V近年急速成长,更多的开发者加入以RISC-V架构开发各种应用。晶心科技之所以能够在各供货商中突出成为RISC-V市场的领导者,关键在于晶心很早就投入RISC-V架构开发。「客户对于RISC-V产品的高接受度,让我们感到非常振奋。」晶心科技总经理林志明先生表示,「我们很早就加入RISC-V基金会成为创始会员,因为那时我们便确信RISC-V处理器核心会成功商业化。除了快速掌握RISC-V的先机,晶心自主研发的成果也是迈向成功的重要元素。由于RISC-V架构与晶心原有的CPU IP产品的基础有不少相同之处,所以晶心在RISC-V基金会正式发布具体的指令集架构后,随即开发出RISC-V的32/64位处理器核心。」凭着多年来研发及供应CPU IP的丰富经验,晶心准确掌握客户对RISC-V处理器核心的真正需求,实现最大竞争优势。林总经理进一步指出:「晶心旗下的硅智财产品优势在于已经优化整体性能的CPU IP 上加以扩充,更进一步提升功能,例如:可降低峰值功率的PowerBrake、提高系统安全性的StackSafe™及缩减程序代码大小的CoDense™等。」
晶心RISC-V核心基于AndesStar™ V5架构,拥有单/双精度浮点数,支持高精度数学计算及适用于Linux应用的内存管理单元 (MMU)。除了充分发挥RISC-V指令集架构「精简、可模块化、可扩充」的优点,晶心更为客户提供客制化指令扩充功能,推动领域专用架构 (Domain Specific Architecture, DSA) 的设计。「透过晶心强大的Andes Custom Extension™ (ACE),选用RISC-V解决方案的客户即可加入客制化指令扩充功能。」晶心科技技术长暨执行副总经理苏泓萌博士表示,「ACE可以针对客户的产品开发加入特定的扩充功能,有助突破应用设计瓶颈以及大幅提升执行时期效能。有别于其他不容许设计工程师在既有的CPU架构里添加指令的CPU IP供货商,晶心提供COPILOT (Custom-OPtimized Instruction deveLOpment Tool) 解决新增指令至CPU架构的难题──自动创建RTL指令、指令集仿真器、编译程序、组译器和除错器等工具的扩展功能。」
近年RISC-V市场的发展备受各界重视,当中以中国市场的反应最为显著。这股热潮将促进业界对RISC-V的接受度及认可,造就产业生态系统的蓬勃发展。