Synopsys与台积公司共同开发用于台积公司低功耗40纳米eFlash制程的DesignWare基础IP
针对台积公司40纳米低功耗及超低功耗eFlash制程所开发的逻辑库及嵌入式记忆体能提升IoT装置的能源效率
新思科技今日宣布与台积公司共同开发获晶圆厂赞助的DesignWare® 基础IP,内容包含逻辑库和嵌入式记忆体,适用于台积公司40纳米超低功耗及40纳米低功耗eFlash制程。新思科技这项用于台积公司40纳米 eFlash制程的基础IP,可协助设计人员降低IoT设计的功耗。逻辑库包含多重频道闸极长度(gate length)和超低漏电标准元件,可将漏电功耗降至最低,此外也提供功耗优化套件及多位元正反器,能在近临界电压的操作下,让额定电压(nominal voltage)降至原本的百分之六十。嵌入式记忆体则提供睡眠、休眠及关机三种功耗管理功能,能将漏电降至最低,另外也具备辅助电路,能实现最低的操作 电压。用于台积公司40纳米eFlash制程的DesignWare逻辑库及嵌入式记忆体IP可透过新思科技的「晶圆厂赞助IP计划」取得,符合该计划资 格的客户可从新思科技免费获得该IP的授权。
台积公司设计基础架构行销事业部资深协理Suk Lee表示:「台积公司与新思科技是长久的合作伙伴,我们持续在这样的合作基础上,提供适用于各种台积公司制程、经硅晶验证的高品质DesignWare IP,以协助双方客户达成设计目标。这套用于台积公司40纳米eFlash制程的新思科技基础IP,说明新思科技对于IP开发不遗余力,持续协助设计人员 开发出能达到最佳功耗及晶片面积的SoC。」
新思科技IP行销副总裁John Koeter表示:「多年来新思科技与台积公司密切合作,以符合设计人员在效能、功耗及晶片面积的特殊需求。这套由晶圆厂赞助、适用于台积公司40纳米 eFlash制程,并具备低功耗功能的DesignWare逻辑库和嵌入式记忆体 IP,能协助设计人员改善其IoT产品的能源效率,并延长电池的续航力。」
上市时间
用于台积公司40纳米超低功耗及40纳米低功耗eFlash制程的DesignWare基础IP,预计于2017年免费提供给符合授权资格的客户(此为新思科技「晶圆厂赞助IP计划」的一环)。
关于DesignWare IP
新思科技是一家专为SoC设计提供优质、经硅晶验证IP解决方案的领导厂商。其广泛的DesignWare IP组合阵容,包括由控制器、PHY、下一代验证 IP、模拟IP、嵌入式记忆体、逻辑库、处理器解决方案以及子系统组成的介面IP解决方案。为加速原型设计、软件开发、将IP整合至SoC,新思科技的 IP 加速式解决方案(IP Accelerated Initiative)提供IP 原型建造套件、IP软件开发工具组和定制化的 IP子系统。新思科技在IP品质、广泛的技术支援、强大的IP开发技术上,协助设计人员一方面降低整合的难度,一方面加速产品的上市时间。有关 DesignWare IP的详情,请参考http://www.synopsys.com/designware。
关于Synopsys
新思科技是专为开发电子产品及软件应用的创新公司,也是提供「硅晶到软件(Silicon to Software™)」解决方案的最佳合作伙伴。身为全球第15大的软件公司,新思科技长期以来是全球电子设计自动化(EDA)和半导体IP领域的领导 者,并发展成为提供软件品质及安全测试的领导厂商。不论是针对开发先进半导体系统单晶片(SoC)的设计工程师,或正在撰写应用程序且要求高品质及安全性 的软件开发工程师,新思科技都能提供所需的解决方案,以协助工程师完成创新、高品质并兼具安全性的产品。更多详情, 请:www.synopsys.com。
|